帮助
当前位置:全部 >  IT计算机 > 计算机原理
   
第五讲-CPU内存基本工作原理69 p
ppt第五讲-CPU内存基本工作原理
第五讲-CPU内存基本工作原理
  • 上传人: jenpe
  • 2019-02-13 14:17
  • 0
  • 评论0
  • 收藏1
简化的RISC_CPU设计41 p
doc简化的RISC_CPU设计
简化的RISC_CPU设计
  • 上传人: w4477715
  • 2019-02-13 11:16
  • 0
  • 评论0
  • 收藏2
CPU功能模块和时钟模块21 p
pptxCPU功能模块和时钟模块
CPU功能模块和时钟模块
  • 上传人: 55894422
  • 2019-02-13 11:16
  • 0
  • 评论0
  • 收藏0
第3章CPU MEM 时序、指令系统、汇编53 p
ppt第3章CPU MEM 时序、指令系统、汇编
第3章CPU MEM 时序、指令系统、汇编 本文档属于精品文档、课件类技术资料,转载请联系作者
  • 上传人: 吴云云
  • 2019-02-13 11:16
  • 0
  • 评论0
  • 收藏0
【精品】第7章CPU调度6753 p
ppt【精品】第7章CPU调度67
第7章CPU调度67豆丁精品
  • 上传人: gnngjianer
  • 2019-02-13 11:15
  • 0
  • 评论0
  • 收藏0
《现代计算机结构综述》第三章CPU37 p
ppt《现代计算机结构综述》第三章CPU
暂无描述
  • 上传人: farwenweng
  • 2019-02-02 15:18
  • 0
  • 评论0
  • 收藏3
第3课--引脚以及CPU36 p
ppt第3课--引脚以及CPU
暂无描述
第23讲_直接内存存取DMA27 p
ppt第23讲_直接内存存取DMA
第23讲_直接内存存取DMA,dma内存,随机存取内存,dma 直接市场接入,直接随机存取,直接存取存储设备,yy看直播内存直接满,java直接内存,存取款一体机,文件存取错误
  • 上传人: 455613513
  • 2019-02-01 16:18
  • 0
  • 评论0
  • 收藏0
(内存基本知识)_DRAM工作原理62 p
ppt(内存基本知识)_DRAM工作原理
暂无描述
  • 上传人: lovedsouls
  • 2019-02-01 16:18
  • 0
  • 评论0
  • 收藏2
Verilog硬件描述语言(9)cpu设计实例65 p
pptVerilog硬件描述语言(9)cpu设计实例
verilog实例化 verilog cpu verilog verilog case verilog for verilog hdl verilog语言 verilog task verilog repeat verilog localparam
  • 上传人: mashang98s
  • 2019-01-30 10:13
  • 0
  • 评论0
  • 收藏3
第8章   CPU 的结构和功能133 p
ppt第8章 CPU 的结构和功能
第8章 CPU 的结构和功能
  • 上传人: start2015a81
  • 2019-01-30 10:13
  • 0
  • 评论0
  • 收藏1
综合实验:8位CPU设计与实现62 p
ppt综合实验:8位CPU设计与实现
综合实验:8位CPU设计与实现
  • 上传人: s3377715
  • 2019-01-30 10:13
  • 0
  • 评论0
  • 收藏1
第三章cpu子系统(模型机设计)66 p
ppt第三章cpu子系统(模型机设计)
第三章cpu子系统(模型机设计)
第3章 CPU子系统380 p
ppt第3章 CPU子系统3
第3章 CPU子系统3
  • 上传人: aieho
  • 2019-01-30 10:13
  • 0
  • 评论0
  • 收藏0
第九章   可编程接口芯片及其与CPU的接口89 p
ppt第九章 可编程接口芯片及其与CPU的接口
第九章 可编程接口芯片及其与CPU的接口 第九章 可编程接口芯片及其与CPU的接口
  • 上传人: 钱阳斌
  • 2019-01-26 14:14
  • 0
  • 评论1
  • 收藏0
典范CPU简介[最新]29 p
ppt典范CPU简介[最新]
典范CPU简介[最新],cpu天梯图2014最新,最新cpu,最新cpu天梯图,amd最新cpu,cpu最新报价,cpu简介,最新cpu性能排行,最新cpu天梯,intel最新cpu
  • 上传人: 113478163
  • 2019-01-26 14:14
  • 0
  • 评论0
  • 收藏0
第5部分:CPU控制单元设计-L1731 p
pdf第5部分:CPU控制单元设计-L17
  • 上传人: wangs59935
  • 2019-01-26 14:14
  • 0
  • 评论0
  • 收藏1
[IT/计算机]第3章2 微体系结构层—CPU组织156 p
ppt[IT/计算机]第3章2 微体系结构层—CPU组织1
[IT/计算机]第3章2 微体系结构层—CPU组织1<br/><br/>第3章<br/><br/>(2)<br/><br/>微体系结构层——cpu cpu 微体系结构层<br/><br/>1<br/><br/>2 模型机数据通路结构图<br/><br/>cpu模型机的组成及其数据通路 3.3 cpu模型机的组成及其数据通路 3.3.1 基本组成 1.寄存器<br/> (1)可编程寄存器<br/> 通用寄存器有4 通用寄存器有4个:r0、r1、r2、r3;堆栈指针为sp;程序状态字寄存 器为psw;程序计数器为pc。<br/><br/>(2)暂存器<br/> 暂存器有3 暂存器有3个:c、d、z 。<br/><br/>(3)指令寄存器ir 指令寄存器ir<br/> 指令寄存器ir用来存放当前正在执行的一条指令。 指令寄存器ir用来存放当前正在执行的一条指令。 ir用来存放当前正在执行的一条指令<br/><br/>(4)与主存接口的寄存器mar、mdr 与主存接口的寄存器mar、 mar<br/> cpu对主存的控制信号有两个:读信号rd控制对主存的读操作; cpu对主存的控制信号有两个: 控制对主存的读操作; 对主存的控制信号有两个 控制对主存的写操作。 写信号wr控制对主存的写操作。<br/> 3<br/><br/>2.运算部件<br/> •alu的输入a来自暂存器d,输入b来自alu总线,运算结果输出到z 。 alu的输入a来自暂存器d 输入b来自alu总线,运算结果输出到z alu的输入 alu总线 •控制alu运算的控制信号有:add、sub、and、or、xor、com、neg、 控制alu运算的控制信号有: 控制alu运算的控制信号有 add、sub、and、or、xor、com、neg、 a+1、 b+1、 它们分别控制alu完成加、 alu完成加 a+1、a-1、b+
第8章-cpu异常与中断[2][精华]55 p
ppt第8章-cpu异常与中断[2][精华]
第8章-cpu异常与中断[2][精华],中断和异常的区别,中断和异常,阿里旺旺网络异常中断,arm异常中断一般处理,pkpm程序异常中断,中断与异常,异常中断,异常与中断的区别,系统中断占用cpu
  • 上传人: zhiyi04
  • 2019-01-21 10:15
  • 0
  • 评论0
  • 收藏0
超标量——计算机cpu处理技术34 p
ppt超标量——计算机cpu处理技术
超标量——计算机cpu处理技术
  • 上传人: a8jmhjx
  • 2019-01-21 10:15
  • 0
  • 评论0
  • 收藏0

没找到文档?点击这里可以向豆丁求助