Wishbone总线的研究与实现

豆丁认证用户:无名

无名

分享于2014-04-17 14:13

随着集成电路设计技术的发展,片上系统(SOC)已成为微电子技术当前的研究热点和发展方向。从技术层面看,系统芯片技术是超大规模集成电路发展的必然趋势和主流,它以超深亚微米(Very Deep Sub-Micron,VDSM)工艺和IP核复用(IP Reuse)技术为支撑。使用验证过的各种功能IP核构成系统。片上总线(On-Chip Bus,OCB)是实现SOC中IP核连接的技术手段,目前不少公司和组织研发了面向SOC设计的总线系统。本文首先简单介绍了SOC相对板上系统以及片上总线相对板上总线具有的优势。接着详细介绍了常用的Wishbone片上总线,分析其特性和使用范围,并举了一个使用Wishbone 总线连接ARM核与VGA核的例子。最后,对Wishbone片上总线未来的发展趋势的预测
文档格式:
.doc
文档大小:
395.5K
文档页数:
6
顶 /踩数:
2 0
收藏人数:
3
评论次数:
0
文档热度:
文档分类:
论文  —  大学论文
添加到豆单
文档标签:
SOC 片上总线 Wishbone IP
系统标签:
wishbone 总线 soc 读周期 slave vdsm
下载文档
收藏
打印

扫扫二维码,随身浏览文档

手机或平板扫扫即可继续访问

推荐豆丁书房APP  

获取二维码

分享文档

将文档分享至:
分享完整地址
文档地址: 复制
粘贴到BBS或博客
flash地址: 复制

支持嵌入FLASH地址的网站使用

html代码: 复制

默认尺寸450px*300px480px*400px650px*490px

支持嵌入HTML代码的网站使用

分享到