毕业设计(论文)-基于EDA技术的卷积码编码器的设计

本文档由 图纸153893706 分享于2011-10-27 15:59

本文简明地介绍了卷积码的编码原理,首先通过对卷积码的原理进行分析,然后EDA技术设计卷积码编码器。卷积码是一种重要的前向纠错信道编码方式,其纠错性能常常优于分组码,且(3,1,2)用于现代卫星通信系统中。卷积码是一种性能优越的信道编码。它的编码器比较容易实现,同时它具有较强的纠错能力。随着纠错编码理论研究的不断深入,卷积码的实际应用越来越广泛。卷积码作为通信系统中重要的编码方式,以其良好的编码性能,合理的译码方式,被广泛应用。在阐述卷积码编码器基本工作原理的基础上,给出了(3,1,2)卷积编码器的VHDL设计,在QuartusⅡ环境下进行了波形仿真,并下载到EPF10K10LC84-3上进行了验证,其结果表明了该编码器的正确性和合理性。
文档格式:
.doc
文档大小:
1.01M
文档页数:
24
顶 /踩数:
4 0
收藏人数:
12
评论次数:
0
文档热度:
文档分类:
待分类
添加到豆单
系统标签:
卷积码 编码器 eda 卷积编码器 convolution vhdl
下载文档
收藏
打印

扫扫二维码,随身浏览文档

手机或平板扫扫即可继续访问

推荐豆丁书房APP  

获取二维码

分享文档

将文档分享至:
分享完整地址
文档地址: 复制
粘贴到BBS或博客
flash地址: 复制

支持嵌入FLASH地址的网站使用

html代码: 复制

默认尺寸450px*300px480px*400px650px*490px

支持嵌入HTML代码的网站使用

分享到