毕业论文-基于FPGA的IIR数字滤波器的实现

本文档由 阿林 分享于2009-06-15 12:25

毕业论文-基于FPGA的IIR数字滤波器的实现。本文采用一种基于FPGA的IIR数字滤波器的设计方案,首先分析了IIR数字滤波器的原理及设计方法,然后通过MAX+PLUS Ⅱ的设计平台,采用自顶向下的模块化设计思想将整个IIR数字滤波器分为:时序控制、延时、补码乘加和累加4个功能模块.分别对各模块采用VHDL进行描述后,进行了仿真和综合.仿真结果表明,本课题所设计的IIR数字滤波器运算速度较快,系数改变灵活,有较好的参考价值.
文档格式:
.doc
文档大小:
708.0K
文档页数:
32
顶 /踩数:
53 0
收藏人数:
23
评论次数:
0
文档热度:
文档分类:
论文  —  期刊/会议论文
添加到豆单
文档标签:
毕业论文 FPGA 数字信号 滤波器 IIR 乘法器 VHDL 累加器 芯片 寄存器
系统标签:
滤波器 数字 iir fpga 毕业 vhdl
下载文档
收藏
打印

扫扫二维码,随身浏览文档

手机或平板扫扫即可继续访问

推荐豆丁书房APP  

获取二维码

分享文档

将文档分享至:
分享完整地址
文档地址: 复制
粘贴到BBS或博客
flash地址: 复制

支持嵌入FLASH地址的网站使用

html代码: 复制

默认尺寸450px*300px480px*400px650px*490px

支持嵌入HTML代码的网站使用

分享到