基于IP核的FPGA的FFT算法模块的设计与实现

本文档由 萌姐 分享于2011-05-11 01:12

介绍了一种基于IP核的FFT算法的设计与实现方法。FFT IP核允许设置不同的计算参数与结构,可以方便灵活地实现FFT算法。详细分析了FFT IP核的各个参数的意义。研究结果表明,应用FFT IP核能够设计出符合不同性能要求的高性能的傅里叶变换处理模块,缩短开发周期,节约成本。
文档格式:
.pdf
文档大小:
142.15K
文档页数:
3
顶 /踩数:
0 0
收藏人数:
4
评论次数:
0
文档热度:
文档分类:
通信/电子  —  电子设计
添加到豆单
文档标签:
FPGA CPLD FFT Cyclone Altera dds Quartus fourier vhdl
系统标签:
fft 算法 模块 fpga 串变换 设计
下载文档
收藏
打印

扫扫二维码,随身浏览文档

手机或平板扫扫即可继续访问

推荐豆丁书房APP  

获取二维码

分享文档

将文档分享至:
分享完整地址
文档地址: 复制
粘贴到BBS或博客
flash地址: 复制

支持嵌入FLASH地址的网站使用

html代码: 复制

默认尺寸450px*300px480px*400px650px*490px

支持嵌入HTML代码的网站使用

分享到