481.基于FPGA的8位16进制频率计设计

摘 要 频率计是一种专门对被测信号频率进行测量的电子测量仪器。电子频率计具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。随着电子技术的发展,待测信号频率越来越高,测频技术也有了相当大的发展。 根据频率计的测频原理,采用了VHDL语言完成了8位16进制数字频率计的设计,并在FPGA器件上实现。本设计中的FPGA部分由测频控制模块,计数模块,锁存模块,译码模块,显示模块组成,每个模块的VHDL程序都在Quartus II 7.2软件环境中通过了仿真。除FPGA核心部分,外围电路由电源部分,显示部分,基准信号输入部分,控制部分组成。最后依据电路图完成了硬件电路的焊接与调试。 关键词:EDA、FPGA、数字频率计、VHDL、Quartus II 7.2
文档格式:
.doc
文档大小:
800.0K
文档页数:
42
顶 /踩数:
4 0
收藏人数:
26
评论次数:
0
文档热度:
文档分类:
论文  —  大学论文
添加到豆单
文档标签:
频率 进制
系统标签:
fpga 频率 进制 vhdl quartus 电路由电源
下载文档
收藏
打印

扫扫二维码,随身浏览文档

手机或平板扫扫即可继续访问

推荐豆丁书房APP  

获取二维码

分享文档

将文档分享至:
分享完整地址
文档地址: 复制
粘贴到BBS或博客
flash地址: 复制

支持嵌入FLASH地址的网站使用

html代码: 复制

默认尺寸450px*300px480px*400px650px*490px

支持嵌入HTML代码的网站使用

分享到